FLY_BY的拓?fù)浣Y(jié)構(gòu)可以有效的減少stub的數(shù)量和他們的長度,但是卻會導(dǎo)致時(shí)鐘"/>

日韩国产精品欧美一区二区,免费高清a毛片,日本a视频在线观看,欧美成人高清性色生活

DDR3 復(fù)位測試 CLK測試 DQS測試

單價(jià): 面議
發(fā)貨期限: 自買家付款之日起 天內(nèi)發(fā)貨
所在地: 直轄市 北京
有效期至: 長期有效
發(fā)布時(shí)間: 2023-12-16 09:41
最后更新: 2023-12-16 09:41
瀏覽次數(shù): 115
采購咨詢:
請賣家聯(lián)系我
發(fā)布企業(yè)資料
詳細(xì)說明

2.管腳功能描述

來處理命令、地址、控制信號和時(shí)鐘。FLY_BY的拓?fù)浣Y(jié)構(gòu)可以有效的減少stub的數(shù)量和他們的長度,

     但是卻會導(dǎo)致時(shí)鐘和strobe信號在每個(gè)芯片上的flight time skew,這使得控制器(FPGA或者CPU

     很難以保持Tdqss ,tdsstdsh這些時(shí)序。這樣,ddr3支持write leveling這樣一個(gè)特性,

     來允許控制器來補(bǔ)償傾斜(flight time skew)。存儲器控制器能夠用該特性和從DDR3反饋的數(shù)據(jù)調(diào)成DQSCK之間的關(guān)系。

     在這種調(diào)整中,存儲器控制器可以對DQS信號可調(diào)整的延時(shí),來與時(shí)鐘信號的上升邊沿對齊。

     控制器不停對DQS進(jìn)行延時(shí),直到發(fā)現(xiàn)從01之間的跳變出現(xiàn),然后DQS的延時(shí)通過這樣的方式被建立起來了,由此

3775824447.jpg3777678124.jpg

相關(guān)復(fù)位產(chǎn)品
相關(guān)復(fù)位產(chǎn)品
相關(guān)產(chǎn)品