I2C性能測(cè)試,I2C信號(hào)測(cè)試,信號(hào)眼圖測(cè)試,信號(hào)幅度測(cè)試SI信號(hào)測(cè)試
像其他高數(shù)據(jù)速率串行互連系統(tǒng)一樣,由于附加的傳輸魯棒性(CRC和確認(rèn)),PCIe具有協(xié)議和處理開(kāi)銷(xiāo)。長(zhǎng)時(shí)間連續(xù)的單向傳輸(例如高性能存儲(chǔ)控制器中的那些)可以接近PCIe的原始(通道)數(shù)據(jù)速率的95%。這些轉(zhuǎn)移也可以從增加通道數(shù)量(×2,×4等)中獲得***大收益。但是在更典型的應(yīng)用(如USB或以太網(wǎng)控制器)中,流量簡(jiǎn)檔的特征是具有頻繁強(qiáng)制確認(rèn)的短數(shù)據(jù)包。由于分組解析和強(qiáng)制中斷(在設(shè)備的主機(jī)接口或PC的CPU)中的開(kāi)銷(xiāo),這種流量會(huì)降低鏈路的效率。作為連接到相同印刷電路板的設(shè)備的協(xié)議,它不需要與用于長(zhǎng)距離通信的協(xié)議的傳輸錯(cuò)誤相同的容限,因此這種效率的損失對(duì)于PCIe不是特別的
------------------------------------