單價: | 面議 |
發(fā)貨期限: | 自買家付款之日起 天內(nèi)發(fā)貨 |
所在地: | 直轄市 北京 |
有效期至: | 長期有效 |
發(fā)布時間: | 2023-12-17 11:50 |
最后更新: | 2023-12-17 11:50 |
瀏覽次數(shù): | 105 |
采購咨詢: |
請賣家聯(lián)系我
|
1)CKE 時鐘使能引腳(輸入):
CKE為高電平時,啟動內(nèi)部時鐘信號、設(shè)備輸入緩沖以及輸出驅(qū)動單元。CKE低電平時則關(guān)閉上述單元。當(dāng)CKE為低電平時,可使設(shè)備進入PRECHARGE POWER DOWN、SELF-REFRESH以及ACTIVE POWER DOWN模式。CKE與SELF REFRESH退出命令是同步的。在上電以及初始化序列過程中,VREFCA與VREF將變得穩(wěn)定,并且在后續(xù)所有的操作過程中都要保持穩(wěn)定,包括SELF REFRESH過程中。CKE必須在讀寫操作中保持穩(wěn)定的高電平。在POWER DOWN過程中,除CK_t,CK_c,ODT以及CKE以外的所有輸入緩沖都是關(guān)閉的。在SELF REFRESH過程中,除CKE以外的所有輸入緩沖都是關(guān)閉的。在正時鐘上升邊沿采樣。2)CK. CK# 差分時鐘信號(輸入):
差分時上鐘輸入,所有控制和地址輸入信號在CK上升沿和CK#的下降沿交叉處被采樣,輸出數(shù)據(jù)選通(DQs,DQS#)參考與CK和CK#的交叉點。3)CS# 片選信號:
使能(低)和禁止(高)命令譯碼,當(dāng)CS#為低時DDR芯片使能、CS#的參考值是 VREFCA引腳。4) RAS#,CAS#,WE#:這3個信號,連同CS#,定義一個命令,其參考值是ⅤREFCA。
6)RESET# 復(fù)位信號: 低位有效,參考值是VSS,復(fù)位的斷言是異步的
7)ODT 片上終端使能:
ODT使能(高)和禁止(低)片內(nèi)終端電阻,在常操作使能時,ODT僅對下面的引腳有效:DQ[7:0]、DQS、DQS#和DM。如果通過LOADMODE命令禁止,ODT輸入被忽略。ODT的參考值是VREFCA引腳。8)ZQ#: 輸出驅(qū)動校準(zhǔn)的外部參考,這個引腳應(yīng)該連接240歐姆電阻到VSSQ。