JTAG信號(hào)完整性測(cè)試,時(shí)序測(cè)試,接口項(xiàng)目測(cè)試,jtag測(cè)試,高速串行信號(hào)測(cè)試
(VTREF) -----強(qiáng)制要求5
接口信號(hào)電平參考電壓一般直接連接Vsupply。這個(gè)可以用來確定ARM的JTAG接口使用的邏輯電平(比如3.3V還是5.0V?)
Return Test Clock ( RTCK) ----可選項(xiàng)2
可選項(xiàng),由目標(biāo)端反饋給仿真器的時(shí)鐘信號(hào),用來同步TCK信號(hào)的產(chǎn)生,不使用時(shí)直接接地。
System Reset ( nSRST)----可選項(xiàng)3
可選項(xiàng),與目標(biāo)板上的系統(tǒng)復(fù)位信號(hào)相連,可以直接對(duì)目標(biāo)系統(tǒng)復(fù)位。同時(shí)可以*****目標(biāo)系統(tǒng)的復(fù)位情況,為了防止誤觸發(fā)應(yīng)在目標(biāo)端加上適當(dāng)?shù)纳侠娮琛?br>
------------------------------------